Награды компании 0 наград из 3
Забота о сотрудниках Получена: 09.10.2024
46% выполнено
Есть у 1.3% компаний на Dream Job

Работодатель поддерживает достойные условия труда и отдыха для сотрудников

Карьерный рост Получена: 09.10.2024
28% выполнено
Есть у 2.5% компаний на Dream Job

В компании есть возможности для карьерного и профессионального роста сотрудников

Корпоративная культура Получена: 09.10.2024
57% выполнено
Есть у 3.7% компаний на Dream Job

Сотрудники отмечают профессионализм руководства и хорошую атмосферу в коллективе

FPGA разработчик

От 3 до 6 лет
Полная занятость
Полный день
Описание вакансии

В поиске FPGA-разработчика для решения задач прототипирования отдельных частей и/или всей микросхемы на FPGA.

Задачи:
1. Интеграция крупных и сложных RTL модулей в FPGA прототипы с последующей сборкой битстримов
и решением проблем площади, таймингов и т.д.
2. Разработка RTL "glue logic", т.е. связующей логики для интеграции FPGA-специфичных модулей
в общий дизайн проекта вместо ASIC-специфичных модулей.
3. Интеграция ILA, внутрисхемная отладка.
4. Активное взаимодействие с frontend и backend разработчиками ASIC.
5. Активное взаимодействие c embedded программистами, поддержка в запуске и отладке прототипов.
6. Разработка кастомных физ. уровней (PHY), в т.ч. на базе высокоскоростных трансиверов (GTH, GTY).

Наши требования:

1. Уверенное владение языком Verilog/SystemVerilog (предпочтительно применение SystemVerilog).
2. Знание языка tcl, достаточное для взаимодействия с Vivado.
3. Опыт работы с Xilinx Vivado в gui и batch режиме (project/non-project flow).
4. Разработка RTL кода в соответствии с принятым в компании код-стайлом.
5. Понимание архитектуры FPGA, включая принципы функционирования отдельных примитивов, таких как LUT6, Flip-Flop, Carry Logic, BRAM, DSP, Idelay/Odelay, ISERDES/OSERDES и т.д.
6. Опыт работы с Xilinx Ultrascale/Ultrascale+, знакомство с особенностями архитектуры данных семейств FPGA.
7. Навыки разработки констрейнов для интеграции RTL модулей внутри FPGA и при взаимодействии с внешними устройствами посредством различных интерфейсов.

Будет плюсом

Уверенные навыки применения измерительных устройств: мультиметр, осциллограф, логический анализатор.
Опыт работы с JTAG. Знакомство с OpenOCD. Навыки отладки процессорных систем через JTAG.
Наличие собственных проектов на GitHub для оценки качества кода, архитектуры.
Базовые знания языка C.
Опыт работы с Linux.
Опыт работы с системой контроля версий Git (GitLab).
Навыки работы с продуктами Atlassian (Jira, Confluence).
Опыт работы с современными Enterprise HDL-симуляторами (Cadence Xcelium / Synopsys VCS).
Навыки работы с PCI-Express и сетевыми интерфейсами (xxMII, SFI, SFP).


Условия:
Офис:
В районе метро Алексеевская в Москве.
Готовы предложить гибридную схему.
Мы готовы поговорить со специалистами различного уровня опыта и знаний.
С соответствующим уровнем вознаграждения.

Всё конечно в белую.
ДМС, ИТ-аккредитация.

Ключевые навыки
fpga
systemverilog
verilog
ПЛИС
Vivado
RTL
ASIC
Unix
Linux
Вакансия опубликована: вчера, Москва
Похожие вакансии
FPGA программист
250 000 - 400 000
Бринго
Новая
Более 6 лет
Инженер-разработчик цифровых схем (ASIC)
Крафтвэй корпорэйшн ПЛС
Новая
От 3 до 6 лет
Можно удаленно
Крафтвэй корпорэйшн ПЛС
Открытый работодатель
3,2
Хорошо
62%
Рекомендуют
Оценки по категориям
3,8
Условия труда
3,8
Коллектив
3,4
Руководство
2,8
Уровень дохода
2,8
Условия для отдыха
2,8
Возможности роста
Преимущества и льготы компании
Сотрудники чаще всего указывали следующие льготы и преимущества на основании 13 отзывов
85% Своевременная оплата труда
62% Корпоративный транспорт
62% Место для парковки
54% Удобное расположение работы
54% Наличие кухни, места для обеда
46% Оплата больничного
23% Компенсация питания
23% Система наставничества
15% Гибкий рабочий график
15% Профессиональное обучение
15% Корпоративные мероприятия
8% Удаленная работа
8% Оплата мобильной связи
Опыт в разделе вакансии на Dream Job